Lade Dir mal die Datenblätter zu 74F und 74LS und schau Dir die Ausgangsbeschaltungen an: F ist mit Gegentakt und LS mit 270 Ohm PullUp.
Den LS kannst Du mehrmals am Ausgang kurzschließen, den F nur 1 mal
LS steht für LowPower, benötigt wenig Strom und ist recht problemlos, F steht für Fast, benötigt viel Strom und stellt dadurch auch höhere Ansprüche an Versorgung und Abblockung.
Wie kommst Du auf den Gedanken, mit Widerständen Spannungsspitzen beseitigen und die Spannung konstant halten zu können ?
Spannungs-Spitzen werden mit Kondensatoren abgeblockt, Spannungs-Einbrüche mit Elkos und Tantals ausgeglichen und Spannungen mit Spannungsreglern konstant gehalten.

Edit:
Zitat Zitat von Paritybit
kalledom hat vollig recht, du brauchst an den Logik-Schaltkreisen einen Buffer-IC damit Spannungsspitzen (pos. oder neg.) keinen (kaum) Einfluß auf die ICs haben.
Wo habe ich was über Buffer-IC gegen Spannungsspitzen geschrieben ?
Zitat Zitat von Paritybit
Verwende am Eingang und am Ausgang, also bevor du mit den Logik-Gattern anfängst und ganz am Ende, Pullup- bzw Pulldownwiderstände.
Seit wann sind an Ausgängen, die NICHT Open-Collektor sind, Pullup- bzw. Pulldown-Widerstände erforderlich ?
Und warum sollen an angeschlossenene Eingänge Pullup- oder Pulldown-Widerstände ?